1. 首先要根据address后面的两个地址判断出错的到底是什么器件。一般情况出现错误的大多是存储器。
判断的方法是根据sopc中的地址,或者是system.h中的地址,查找相应出错的器件。
2. 检查硬件焊接是否正常。
很多时候有些问题是硬件焊接造成的,这个主要针对的是自己焊接的板子,一旦地址数据总线有任何焊接问题,都会出现verify failed错误。
3. 检查sopc中的componet是否正常。
如果是自己加入的接口逻辑,这个部分要确认其正常与否。
4. 检查Quartus中的设计:
检查引脚锁定是否正确,必须一一对应,不能有一个错误;
地址对齐问题:针对8、16、32位的外部存储器,对应地址最低位的应该是0、1、2。也就是说如果用16位的外部存储器,那么它的最低位是ADD[1],而ADD[0]是不用的,其他同理。
数据总线必须是双向IO口,这点很容易忽略。
如果是SDRAM,需要计算并设定PLL的相移。
5. Nios IDE中检查项目设计是否正确。
Verifying 000xxxxx ( 0%)
Verify failed between address 0xxxxxx and0xxxxxx
Leaving target processor paused
这个问题的原因一般都是出现SDRAM的地址位置,最有可能的原因就是没有配置好SDRAM的管脚。大家在建好NIOS软核以后,一定要将SDRAM的管脚改写成与TCL脚本文件的名字一致。
转载自原文链接, 如需删除请联系管理员。
原文链接:Verifying 000xxxxx ( 0%) Verify failed between address 0xxxxxx and 0xxxxxx Leaving target processor,转载请注明来源!